مدار فلیپ فلاپ JK (انگلیسی : JK Flip-Flop Circuit)، در مدارهای الکتریکی (Electrical Circuit)
انواع مدارهای الکتریکی (Electrical Circuit) را در آموزش زیر شرح دادیم :
مدار فلیپ فلاپ JK (انگلیسی : JK Flip-Flop Circuit) :
مدار فلیپ فلاپ JK (JK Flip-Flop) یک نسخه بهبود یافته از فلیپ فلاپ SR است که حالت نامعتبر SR را حذف می کند. حروف J و K به ترتیب معادل S (Set) و R (Reset) هستند. این فلیپ فلاپ یکی از پرکاربردترین و همه کاره ترین فلیپ فلاپ ها در طراحی مدارهای دیجیتال است. عملکرد آن توسط جدول مشخصه زیر تعریف می شود (Q(t) وضعیت فعلی و Q(t+1) وضعیت بعد از کلاک است): | J | K | Q(t+1) | |:-:|:-:|:-----------:| | 0 | 0 | Q(t) (Hold) | | 0 | 1 | 0 (Reset) | | 1 | 0 | 1 (Set) | | 1 | 1 |
\[ \overline{Q(t)} \](Toggle) |
حالت Toggle (تعویض): حالت جدید J=K=1 باعث می شود خروجی پس از هر پالس کلاک، معکوس شود (Toggle). این ویژگی در طراحی شمارنده ها و تقسیم کننده های فرکانس بسیار مفید است.
پیاده سازی: فلیپ فلاپ های JK معمولا به صورت مجتمع و با قابلیت های اضافی مانند پایه های Preset (تنظیم غیرهمزمان) و Clear (پاک سازی غیرهمزمان) ساخته می شوند. آی سی معروف 74LS73 (دو عدد JK Flip-Flop) و 74LS112 (دو عدد JK Flip-Flop با کلاک لبه نگار منفی) از این دسته اند.
کاربردها:
⭐ شمارنده ها (Counters): با استفاده از حالت Toggle.
⭐ ثبات های شیفت (Shift Registers).
⭐ تقسیم کننده های فرکانس.
⭐ ماشین های حالت محدود (Finite State Machines).